STAGE- Développement et vérification FPGA d'un traitement d'image de rehaussement des contours H/F

2020-10-29T13:27:03.68

Information clé

Electronique et automatique
Recherche, conception et développement
Etudiant
21 av gros chêne 95610 eragny, Ile De France, FRANCE
Stage, Temps complet, 6 mois
BAC+5
Jeune diplômé/Première expérience
Anglais Intermédiaire
ERA-21-DT-DIE-67949-84901

Description de la mission

Les développements électroniques des systèmes de vision embarqués menés au sein de la Division d'Ingénierie Electronique (DIE) font face à des défis permanents en termes de mise en œuvre de multiple capteurs, d'implémentation de traitements d'image, d'optimisation de consommation et de compatibilité avec les formats de restitution standards.

L'une de nos activités est de développer le système électronique de nos futurs produits. A cette occasion nous devons porter nos fonctions FPGA sur une nouvelles cible Xilink Ultrascale+, en redéfinissant nos bus et protocoles de transfert d'image.

La plupart des traitements d'image implémentés dans nos FPGA sont auto-générés à partir de modèles Simulink. Le stage propose de « redesigner » manuellement le traitement de rehaussement des contours, avec les interfaces de commande et de transfert de donnée de nos futurs projets, ce qui nous permettra d'évaluer les gains en ressources logiques et temps de développement par rapport à une méthode d'auto-génération de code.

Description complémentaire

Le stage consiste dans un premier temps à faire connaissance avec le traitement d'image (matrice de convolution) à designer et avec nos interfaces (bus) internes.
Ensuite il faudra réaliser le flot de notre méthodologie de développement, en passant par les phases de :

  • - rédaction d'une note d'architecture du traitement d'image
  • - rédaction d'une stratégie de vérification par simulation
  • - développement de la fonction en VHDL avec les outils Vivado
  • - développement et mise en œuvre de l'environnement de simulation en SystemVerilog avec l'outil Questa
  • - mis au point du traitement d'image par simulation
  • - rédaction d'un rapport de vérification et d'implémentation du traitement

Si le délai la progression du stage le permet, le stagiaire pourra tester physiquement le traitement sur carte avec des caméras Infra Rouge ou Couleur.

Votre profil

Vous êtes élèves ingénieurs en fin d'étude, avec une spécialité dans le « développement FPGA » (microélectronique).


Vous connaissez le langage VHDL ou SystemVerilog, le Flot de conception d'un FPGA Xilinx.

Si vous êtes autonome dans la recherche d'informations, vous avez de la rigueur rédactionnelle et vous avez une qualité en communication orale alors postulez dès maintenant !

Spécificités du poste

N/A

Entité de rattachement

Safran Electronics & Defense

Safran est un groupe international de haute technologie opérant dans les domaines de l'aéronautique (propulsion, équipements et intérieurs), de l'espace et de la défense. Sa mission : contribuer durablement à un monde plus sûr, où le transport aérien devient toujours plus respectueux de l'environnement, plus confortable et plus accessible. Implanté sur tous les continents, le Groupe emploie 81 000 collaborateurs et occupe, seul ou en partenariat, des positions de premier plan mondial ou européen sur ses marchés. Safran s'engage dans des programmes de recherche et développement qui préservent les priorités environnementales de sa feuille de route d'innovation technologique.

Safran est classé dans le palmarès « Happy at work » des sociétés où il fait bon vivre et le Groupe arrive en 4ème position du classement Capital des meilleurs employeurs de France.


Safran Electronics & Defense est un leader mondial de solutions et de services permettant d'observer, de décider et de guider pour les marchés civils et de défense. La société maîtrise des technologies d'intelligence embarquée dans de nombreux domaines et participe à de nombreux programmes innovants dans l'aéronautique, le spatial et la défense.

Appuyer sur Entrée pour valider ou Echap pour fermer